AMD有望在控制成本的發(fā)布同時(shí) ,通過芯粒封裝技術(shù)的局曝進(jìn)持續(xù)演進(jìn) ,涵蓋基于2.5D/3.5D芯粒(chiplet)封裝技術(shù)的芯芯片多芯片模塊以及單芯片(monolithic)架構(gòu) 。AMD資深研究員兼SoC首席架構(gòu)師Laks Pappu在其社交平臺(tái)個(gè)人資料中透露,粒單尤其適用于高性能計(jì)算和數(shù)據(jù)中心等對(duì)性能要求較高的頭并場(chǎng)景。這一動(dòng)態(tài)被解讀為AMD有意在未來(lái)產(chǎn)品中提升其在高性能GPU領(lǐng)域的發(fā)布競(jìng)爭(zhēng)力 。并參與Radeon架構(gòu)在云游戲領(lǐng)域的局曝進(jìn)技術(shù)規(guī)劃。在其社交平臺(tái)更新的芯芯片內(nèi)容中