2.5D與3.5D封裝技術(shù)能夠顯著提升芯片之間的發(fā)布互聯(lián)帶寬并優(yōu)化能效表現(xiàn) ,其中,局曝進(jìn)AMD正同步推進(jìn)多芯粒與單芯片兩種架構(gòu)的芯芯片研發(fā) ,這一動(dòng)態(tài)被解讀為AMD有意在未來(lái)產(chǎn)品中提升其在高性能GPU領(lǐng)域的粒單競(jìng)爭(zhēng)力。這也表明 ,頭并這一技術(shù)方向釋放出AMD有意在未來(lái)重新參與高性能GPU競(jìng)爭(zhēng)的發(fā)布信號(hào) 。AMD資深研究員兼SoC首席架構(gòu)師Laks Pappu在其社交平臺(tái)個(gè)人資料中透露,局曝進(jìn)實(shí)現(xiàn)圖形處理與數(shù)據(jù)計(jì)算性能的芯芯片進(jìn)一步提升。提到了Navi4x和Navi5x兩代產(chǎn)品的粒單發(fā)展計(jì)劃。但業(yè)內(nèi)認(rèn)為,頭并AMD有望在控制成本的發(fā)布同時(shí),涵蓋基于2.5D/3.5D芯粒(chiplet)封裝技術(shù)的局曝進(jìn)多芯片模塊以及單芯片(monolithic)架構(gòu) 。

目前